C114门户论坛百科APPEN| 举报 切换到宽版

亚星游戏官网

 找回密码
 注册

只需一步,快速开始

短信验证,便捷登录

搜索
查看: 2640|回复: 0

SPI4.2总线概况 [复制链接]

军衔等级:

亚星游戏官网-yaxin222  列兵

注册:2010-8-13
发表于 2010-9-13 22:50:43 |显示全部楼层
       SPI4.2System Packet Interface Level 4 Phase 2的意思。是OIF(Optical Internetworking Forum)组织提出的一种并行总线,主要用于链路层和物理层之间的包数据传输,带宽为10Gbps。SPI4.2系统参考模型如下图所示。
亚星游戏官网-yaxin222

        SPI4.2总线数据收发通道独立,宽度均为16bit,采用LVTTLLVDS单端电平,每根数据线上的最小数据速率为622Mbps,收发通道各有一路源同步参考时钟,在时钟信号的上升沿和下降沿都对数据进行采样,参考时钟的最低频率为311MHz。SPI4.2物理结构如下图所示。
       亚星游戏官网-yaxin222

        1).TDCLK:数据发送通道随路时钟。TDCLKTDATE,TCTL信号同步,TDATETCTLTDCLK的上升沿和下降沿采样。

        2).TDATE[15:0]:发送数据和带内控制信息。

        3).TCTL:发送控制通道。TCTL=”1”时,TDATE[15:0]上传输的是控制字;TCTL=”0”时,TDATE[15:0]上传输的是数据。

        4).TSCLK:发送FIFO状态参考时钟。与TSTAT信号同步。

        5).TSTAT[1:0]:发送FIFO状态信号。

        6).RDCLK:数据接收通道随路时钟。RDCLKRDATE,RCTL信号同步,RDATERCTLRDCLK的上升沿和下降沿采样。

        7).RDATE[15:0]:接收数据和带内控制信息。

        8).RCTL:接收控制通道。RCTL=”1”时,RDATE[15:0]上传输的是控制字;RCTL=”0”时,RDATE[15:0]上传输的是数据。

       9).RSCLK:接收FIFO状态参考时钟。与RSTAT信号同步。

      10).RSTAT[1:0]:接收FIFO状态信号。



附件:

举报本楼

您需要登录后才可以回帖 登录 | 注册 |

手机版|C114 ( 沪ICP备12002291号-1 )|联系大家 |网站地图  

GMT+8, 2024-11-28 23:55 , Processed in 0.429169 second(s), 15 queries , Gzip On.

Copyright © 1999-2023 C114 All Rights Reserved

Discuz Licensed

回顶部
XML 地图 | Sitemap 地图